Utilize este identificador para referenciar este registo: http://hdl.handle.net/10400.21/5072
Título: A high-rate mimo receiver in an FPGA
Autor: Pinho, Pedro Renato Tavares
Véstias, Mário Pereira
Data: 2012
Editora: IEEE
Citação: PINHO, Pedro; VÉSTIAS, Mário Pereira – A high-rate mimo receiver in an FPGA. In IEEE Antennas and Propagation Society International Symposium (APSURSI), Book Series: IEEE Antennas and Propagation Society International Symposium, 2012. IEEE, 2012. ISBN: 978-1-4673-0462-7
Resumo: This paper describes the hardware implementation of a High-Rate MIMO Receiver in an FPGA for three modulations, namely BPSK, QPSK and 16-QAM based on the Alamouti scheme. The implementation with 16-QAM achieves more than 1.6 Gbps with 66% of the resources of a medium-sized Virtex-4 FPGA. This results indicate that the Alamouti scheme is a good design option for hardware implementation of a high-rate MIMO receiver. Also, using an FPGA, the modulation can be dynamically changed on demand.
Peer review: yes
URI: http://hdl.handle.net/10400.21/5072
ISBN: 978-1-4673-0462-7
ISSN: 1522-3965
Aparece nas colecções:ISEL - Eng. Elect. Tel. Comp. - Comunicações

Ficheiros deste registo:
Ficheiro Descrição TamanhoFormato 
A HIGH-RATE MIMO RECEIVER IN AN FPGA.pdf199,73 kBAdobe PDFVer/Abrir    Acesso Restrito. Solicitar cópia ao autor!


FacebookTwitterDeliciousLinkedInDiggGoogle BookmarksMySpace
Formato BibTex MendeleyEndnote Degois 

Todos os registos no repositório estão protegidos por leis de copyright, com todos os direitos reservados.